Placă FPFA economică pentru dezvoltare de SoC

by donpedro

Seria de succes Hpe_mini a fost extinsă cu placa Lattice (reţea) FPGA. Placa de dezvoltare este bazată pe Lattice ECP33 FPGA, ceea ce este echivalent cu 300.000 de porţi ASIC. Interfeţele includ RS232, USB, Ethernet etc. Alături de memoria flash de 256 Mb (8Mx32) şi 8 Mb SRAM (256kx32) se află şi un soclu pentru DDR RAM, acestea răspunzând tuturor cerinţelor unei plăci de dezvoltare cu CPU. Interfaţa cu utilizatorul constă din tastatură, LED-uri, display cu 7 segmente, switch-uri şi un conector LCD. MSC a organizat workshop-uri în câteva oraşe importante, unde cei interesaţi pot vedea aplicaţii 8052 şi LEON3. Toate sursele VHDL şi C sunt oferite pe un suport CD de curs, astfel încât participanţii la workshop pot să-şi dezvolte aplicaţii.
Gleichmann Electronics Research a impus noi standarde pentru plăci de dezvoltare FPGA de înaltă complexitate, dar economice. Cu ajutorul acestor plăci se pot realiza rapid şi simplu dezvoltări de sisteme complete de la cele pe 8 biţi, ca de exemplu un 8052 rulând la 30 MHz cu 1 instrucţiune/tact, până la sisteme pe 32 biţi cu LEON3. Dezvoltarea propriilor aplicaţii este de asemenea facilitată de programe executabile cu aplicaţii furnizate odată cu codul sursă. Procesorul LEON3 este un CPU conform SPARCV8 cu un sistem de magistrală internă AMBA 2.0. El este la origine dezvoltat de ESA pentru aplicaţii în spaţiu. Sunt conţinute cele mai uzitate funcţii macro precum: UART, Ethernet, PCI, controler SDRAM.

Gleichmann Electronics Research
www.ger-fae.com

S-ar putea să vă placă și

Adaugă un comentariu